Diseño de circuitos integrados para interfaz neural
Supervisor(es): Silveira, Fernando - Acosta, R.
Resumen:
En la ultima decada se registra a nivel mundial un crecimiento importante de las investigaciones y potenciales aplicaciones de circuitos electronicos que interact uen con el sistema nervioso tanto con nes de investigacion en neurociencias, como con nes medicos u otros. Los avances vertiginosos en: miniaturizacion de los aparatos de registro de EEG y de otras formas de registro de la actividad del sistema nervioso, potencia de procesamiento, metodos de analisis de patrones, y conocimiento de la organizacion cerebral de las funciones cognitivas han reavivado el interes en desarrollar este tipo de aparatos. Uno de los desafos tecnicos mas importantes que plantea el procesamiento de estas señales neurales es lograr observar un numero alto de canales, a lo que se suman las exigencias de alcanzar los bajos niveles de ruido necesarios para trabajar con señnales tan pequeñas, resolver la integracion de altas constantes de tiempo en areas razonables, tener bajo consumo para poder actuar con fuentes pequeñas de energa y no generar calentamiento local de los tejidos. Asimismo, es fundamental que la electronica que procesa estas señales tenga alto CMRR para poder eliminar las señales de interferencia en modo comun y sea capaz de bloquear niveles de continua en la entrada mucho mayores a los niveles de señal. La presente tesis consistio en el diseño de un front-end para la adquisicion de señales neurales en un circuito integrado. El front-end se dividio en tres etapas: un preamplicador de bajo ruido, un ltro programable y un ltro de salida con alto rango lineal. El preamplicador se implemento hasta el nivel fsico y se envi o a fabricar. El resto de las etapas se implementaron y caracterizaron a nivel de esquematico. Se utilizo el proceso C5 0,50m de ON Semiconductor. Se utilizo una arquitectura para preamplicadores neurales, de tipo Gm-C que logra su caracterstica pasabanda de una forma eciente en terminos de area y consumo, permitiendo a la vez obtener altos valores de CMRR y bajos niveles de ruido. En el marco de esta tesis se caracterizo la arquitectura y se extendio su uso a ltros, mostrando su generalidad y versatilidad. En particular, se desarrollo la expresion analtica de la transferencia, la expresion de la frecuencia corte inferior y la condicion para evitar no linealidades de la tecnica aplicada para lograr la caracterstica pasabanda. Estos resultados permiten diseñar circuitos basados en esta arquitectura facilmente a partir de especicaciones. Asimismo, se exploraron tecnicas para programar su ganancia y su frecuencia de corte de superior. Se propusieron e implementaron mejoras a la arquitectura del preamplicador neural que permitieron bajar su consumo, su ruido y extender su ancho de banda. Estos cambios lograron que el preamplicador quede a nivel de otros en el estado del arte, e incluso en alguna dimension sea mejor. En efecto, de mantenerse las caractersticas simuladas en el circuito fabricado, superara a todos los circuitos reportados a la fecha, desde el punto de vista del consumo y el ruido para barrer el rango 0,1Hz 10kHz. El preamplicador de caracterstica pasabanda utilizado en la etapa de entrada del front-end presenta las siguientes caractersticas simuladas: ganancia en banda pasante 49,6dB, CMRR = 83dB, frecuencia de corte superior 9,6kHz y frecuencia de corte inferior 0,1Hz (con capacitor externo) y 18Hz (con capacitor integrado). Presenta un consumo de 8, 1A y un ruido equivalente a la entrada de 1,96Vrms, lo que se corresponde con un NEF = 2,191. Para la segunda etapa del front-end se dise~no un ltro pasabanda, cuya ganancia es programable entre 1V=V y 110V=V y su frecuencia de corte superior es programable entre 100Hz y 5kHz. Como etapa de salida, se dise~no un ltro pasabanda de alto rango lineal, que es capaz de manejar a su salida 0,97Vpp con una THD = 3,1 %. El front-end congurado para tener maxima ganancia (99,3dB) y maxima frecuencia de corte superior (5,2kHz), presenta una frecuencia de corte inferior de 20Hz (con capacitores totalmente integrados) y un CMRR = 82dB. Asimismo, presenta un consumo de 11, 2A y un ruido equivalente a la entrada de 1,46Vrms, lo que se corresponde con un NEF = 2,61. De mantenerse las caractersticas simuladas en el circuito fabricado, el front-end superara a todos los circuitos reportados a la fecha desde el punto de vista de la ganancia, igualando los mejores compromisos ruido-consumo y manteniendo una buena performance en las otras caractersticas. Por otra parte, la ganancia del front-end es programable entre 57,3dB y 99,3dB, su frecuencia de corte superior es programable entre 0,1kHz y 5,2kHz. El maximo consumo del front-end es 11,2A y su maximo ruido equivalente es 1,87Vrms. En resumen se propuso una solucion que alcanza, y en algun aspecto supera, el estado del arte en el tema, realizando aportes novedosos. En particular, se logro obtener un front-end integrado programable, que permite trabajar con un conjunto muy amplio de se~nales biopotenciales, brindando al usuario mucha exibilidad, aumentando signicativamente los contextos donde podra aplicarse.
2013 | |
Español | |
Universidad de la República | |
COLIBRI | |
http://hdl.handle.net/20.500.12008/2895 | |
Acceso abierto | |
Licencia Creative Commons Atribución – No Comercial – Sin Derivadas (CC BY-NC-ND 4.0) |
_version_ | 1807522998851207168 |
---|---|
author | Oreggioni, Julián |
author_facet | Oreggioni, Julián |
author_role | author |
bitstream.checksum.fl_str_mv | 528b6a3c8c7d0c6e28129d576e989607 9833653f73f7853880c94a6fead477b1 4afdbb8c545fd630ea7db775da747b2f 9da0b6dfac957114c6a7714714b86306 4d08b6b1c40efabaf3ac6b50603b53be |
bitstream.checksumAlgorithm.fl_str_mv | MD5 MD5 MD5 MD5 MD5 |
bitstream.url.fl_str_mv | http://localhost:8080/xmlui/bitstream/20.500.12008/2895/5/license.txt http://localhost:8080/xmlui/bitstream/20.500.12008/2895/2/license_text http://localhost:8080/xmlui/bitstream/20.500.12008/2895/3/license_url http://localhost:8080/xmlui/bitstream/20.500.12008/2895/4/license_rdf http://localhost:8080/xmlui/bitstream/20.500.12008/2895/1/tesis_final_oreggioni.pdf |
collection | COLIBRI |
dc.creator.advisor.none.fl_str_mv | Silveira, Fernando Acosta, R. |
dc.creator.none.fl_str_mv | Oreggioni, Julián |
dc.date.accessioned.none.fl_str_mv | 2014-11-24T22:21:51Z |
dc.date.available.none.fl_str_mv | 2014-11-24T22:21:51Z |
dc.date.issued.es.fl_str_mv | 2013 |
dc.date.submitted.es.fl_str_mv | 20141202 |
dc.description.abstract.none.fl_txt_mv | En la ultima decada se registra a nivel mundial un crecimiento importante de las investigaciones y potenciales aplicaciones de circuitos electronicos que interact uen con el sistema nervioso tanto con nes de investigacion en neurociencias, como con nes medicos u otros. Los avances vertiginosos en: miniaturizacion de los aparatos de registro de EEG y de otras formas de registro de la actividad del sistema nervioso, potencia de procesamiento, metodos de analisis de patrones, y conocimiento de la organizacion cerebral de las funciones cognitivas han reavivado el interes en desarrollar este tipo de aparatos. Uno de los desafos tecnicos mas importantes que plantea el procesamiento de estas señales neurales es lograr observar un numero alto de canales, a lo que se suman las exigencias de alcanzar los bajos niveles de ruido necesarios para trabajar con señnales tan pequeñas, resolver la integracion de altas constantes de tiempo en areas razonables, tener bajo consumo para poder actuar con fuentes pequeñas de energa y no generar calentamiento local de los tejidos. Asimismo, es fundamental que la electronica que procesa estas señales tenga alto CMRR para poder eliminar las señales de interferencia en modo comun y sea capaz de bloquear niveles de continua en la entrada mucho mayores a los niveles de señal. La presente tesis consistio en el diseño de un front-end para la adquisicion de señales neurales en un circuito integrado. El front-end se dividio en tres etapas: un preamplicador de bajo ruido, un ltro programable y un ltro de salida con alto rango lineal. El preamplicador se implemento hasta el nivel fsico y se envi o a fabricar. El resto de las etapas se implementaron y caracterizaron a nivel de esquematico. Se utilizo el proceso C5 0,50m de ON Semiconductor. Se utilizo una arquitectura para preamplicadores neurales, de tipo Gm-C que logra su caracterstica pasabanda de una forma eciente en terminos de area y consumo, permitiendo a la vez obtener altos valores de CMRR y bajos niveles de ruido. En el marco de esta tesis se caracterizo la arquitectura y se extendio su uso a ltros, mostrando su generalidad y versatilidad. En particular, se desarrollo la expresion analtica de la transferencia, la expresion de la frecuencia corte inferior y la condicion para evitar no linealidades de la tecnica aplicada para lograr la caracterstica pasabanda. Estos resultados permiten diseñar circuitos basados en esta arquitectura facilmente a partir de especicaciones. Asimismo, se exploraron tecnicas para programar su ganancia y su frecuencia de corte de superior. Se propusieron e implementaron mejoras a la arquitectura del preamplicador neural que permitieron bajar su consumo, su ruido y extender su ancho de banda. Estos cambios lograron que el preamplicador quede a nivel de otros en el estado del arte, e incluso en alguna dimension sea mejor. En efecto, de mantenerse las caractersticas simuladas en el circuito fabricado, superara a todos los circuitos reportados a la fecha, desde el punto de vista del consumo y el ruido para barrer el rango 0,1Hz 10kHz. El preamplicador de caracterstica pasabanda utilizado en la etapa de entrada del front-end presenta las siguientes caractersticas simuladas: ganancia en banda pasante 49,6dB, CMRR = 83dB, frecuencia de corte superior 9,6kHz y frecuencia de corte inferior 0,1Hz (con capacitor externo) y 18Hz (con capacitor integrado). Presenta un consumo de 8, 1A y un ruido equivalente a la entrada de 1,96Vrms, lo que se corresponde con un NEF = 2,191. Para la segunda etapa del front-end se dise~no un ltro pasabanda, cuya ganancia es programable entre 1V=V y 110V=V y su frecuencia de corte superior es programable entre 100Hz y 5kHz. Como etapa de salida, se dise~no un ltro pasabanda de alto rango lineal, que es capaz de manejar a su salida 0,97Vpp con una THD = 3,1 %. El front-end congurado para tener maxima ganancia (99,3dB) y maxima frecuencia de corte superior (5,2kHz), presenta una frecuencia de corte inferior de 20Hz (con capacitores totalmente integrados) y un CMRR = 82dB. Asimismo, presenta un consumo de 11, 2A y un ruido equivalente a la entrada de 1,46Vrms, lo que se corresponde con un NEF = 2,61. De mantenerse las caractersticas simuladas en el circuito fabricado, el front-end superara a todos los circuitos reportados a la fecha desde el punto de vista de la ganancia, igualando los mejores compromisos ruido-consumo y manteniendo una buena performance en las otras caractersticas. Por otra parte, la ganancia del front-end es programable entre 57,3dB y 99,3dB, su frecuencia de corte superior es programable entre 0,1kHz y 5,2kHz. El maximo consumo del front-end es 11,2A y su maximo ruido equivalente es 1,87Vrms. En resumen se propuso una solucion que alcanza, y en algun aspecto supera, el estado del arte en el tema, realizando aportes novedosos. En particular, se logro obtener un front-end integrado programable, que permite trabajar con un conjunto muy amplio de se~nales biopotenciales, brindando al usuario mucha exibilidad, aumentando signicativamente los contextos donde podra aplicarse. |
dc.format.mimetype.es.fl_str_mv | application/pdf |
dc.identifier.citation.es.fl_str_mv | OREGGIONI, J. Diseño de circuitos Integrados para interfaz neural. Tesis de maestría. Montevideo : UR. FI-IIE, 2013. |
dc.identifier.uri.none.fl_str_mv | http://hdl.handle.net/20.500.12008/2895 |
dc.language.iso.none.fl_str_mv | es spa |
dc.rights.license.none.fl_str_mv | Licencia Creative Commons Atribución – No Comercial – Sin Derivadas (CC BY-NC-ND 4.0) |
dc.rights.none.fl_str_mv | info:eu-repo/semantics/openAccess |
dc.source.none.fl_str_mv | reponame:COLIBRI instname:Universidad de la República instacron:Universidad de la República |
dc.title.none.fl_str_mv | Diseño de circuitos integrados para interfaz neural |
dc.type.es.fl_str_mv | Tesis de maestría |
dc.type.none.fl_str_mv | info:eu-repo/semantics/masterThesis |
dc.type.version.none.fl_str_mv | info:eu-repo/semantics/acceptedVersion |
description | En la ultima decada se registra a nivel mundial un crecimiento importante de las investigaciones y potenciales aplicaciones de circuitos electronicos que interact uen con el sistema nervioso tanto con nes de investigacion en neurociencias, como con nes medicos u otros. Los avances vertiginosos en: miniaturizacion de los aparatos de registro de EEG y de otras formas de registro de la actividad del sistema nervioso, potencia de procesamiento, metodos de analisis de patrones, y conocimiento de la organizacion cerebral de las funciones cognitivas han reavivado el interes en desarrollar este tipo de aparatos. Uno de los desafos tecnicos mas importantes que plantea el procesamiento de estas señales neurales es lograr observar un numero alto de canales, a lo que se suman las exigencias de alcanzar los bajos niveles de ruido necesarios para trabajar con señnales tan pequeñas, resolver la integracion de altas constantes de tiempo en areas razonables, tener bajo consumo para poder actuar con fuentes pequeñas de energa y no generar calentamiento local de los tejidos. Asimismo, es fundamental que la electronica que procesa estas señales tenga alto CMRR para poder eliminar las señales de interferencia en modo comun y sea capaz de bloquear niveles de continua en la entrada mucho mayores a los niveles de señal. La presente tesis consistio en el diseño de un front-end para la adquisicion de señales neurales en un circuito integrado. El front-end se dividio en tres etapas: un preamplicador de bajo ruido, un ltro programable y un ltro de salida con alto rango lineal. El preamplicador se implemento hasta el nivel fsico y se envi o a fabricar. El resto de las etapas se implementaron y caracterizaron a nivel de esquematico. Se utilizo el proceso C5 0,50m de ON Semiconductor. Se utilizo una arquitectura para preamplicadores neurales, de tipo Gm-C que logra su caracterstica pasabanda de una forma eciente en terminos de area y consumo, permitiendo a la vez obtener altos valores de CMRR y bajos niveles de ruido. En el marco de esta tesis se caracterizo la arquitectura y se extendio su uso a ltros, mostrando su generalidad y versatilidad. En particular, se desarrollo la expresion analtica de la transferencia, la expresion de la frecuencia corte inferior y la condicion para evitar no linealidades de la tecnica aplicada para lograr la caracterstica pasabanda. Estos resultados permiten diseñar circuitos basados en esta arquitectura facilmente a partir de especicaciones. Asimismo, se exploraron tecnicas para programar su ganancia y su frecuencia de corte de superior. Se propusieron e implementaron mejoras a la arquitectura del preamplicador neural que permitieron bajar su consumo, su ruido y extender su ancho de banda. Estos cambios lograron que el preamplicador quede a nivel de otros en el estado del arte, e incluso en alguna dimension sea mejor. En efecto, de mantenerse las caractersticas simuladas en el circuito fabricado, superara a todos los circuitos reportados a la fecha, desde el punto de vista del consumo y el ruido para barrer el rango 0,1Hz 10kHz. El preamplicador de caracterstica pasabanda utilizado en la etapa de entrada del front-end presenta las siguientes caractersticas simuladas: ganancia en banda pasante 49,6dB, CMRR = 83dB, frecuencia de corte superior 9,6kHz y frecuencia de corte inferior 0,1Hz (con capacitor externo) y 18Hz (con capacitor integrado). Presenta un consumo de 8, 1A y un ruido equivalente a la entrada de 1,96Vrms, lo que se corresponde con un NEF = 2,191. Para la segunda etapa del front-end se dise~no un ltro pasabanda, cuya ganancia es programable entre 1V=V y 110V=V y su frecuencia de corte superior es programable entre 100Hz y 5kHz. Como etapa de salida, se dise~no un ltro pasabanda de alto rango lineal, que es capaz de manejar a su salida 0,97Vpp con una THD = 3,1 %. El front-end congurado para tener maxima ganancia (99,3dB) y maxima frecuencia de corte superior (5,2kHz), presenta una frecuencia de corte inferior de 20Hz (con capacitores totalmente integrados) y un CMRR = 82dB. Asimismo, presenta un consumo de 11, 2A y un ruido equivalente a la entrada de 1,46Vrms, lo que se corresponde con un NEF = 2,61. De mantenerse las caractersticas simuladas en el circuito fabricado, el front-end superara a todos los circuitos reportados a la fecha desde el punto de vista de la ganancia, igualando los mejores compromisos ruido-consumo y manteniendo una buena performance en las otras caractersticas. Por otra parte, la ganancia del front-end es programable entre 57,3dB y 99,3dB, su frecuencia de corte superior es programable entre 0,1kHz y 5,2kHz. El maximo consumo del front-end es 11,2A y su maximo ruido equivalente es 1,87Vrms. En resumen se propuso una solucion que alcanza, y en algun aspecto supera, el estado del arte en el tema, realizando aportes novedosos. En particular, se logro obtener un front-end integrado programable, que permite trabajar con un conjunto muy amplio de se~nales biopotenciales, brindando al usuario mucha exibilidad, aumentando signicativamente los contextos donde podra aplicarse. |
eu_rights_str_mv | openAccess |
format | masterThesis |
id | COLIBRI_ebdb277b8cc99a423539c262ea83a446 |
identifier_str_mv | OREGGIONI, J. Diseño de circuitos Integrados para interfaz neural. Tesis de maestría. Montevideo : UR. FI-IIE, 2013. |
instacron_str | Universidad de la República |
institution | Universidad de la República |
instname_str | Universidad de la República |
language | spa |
language_invalid_str_mv | es |
network_acronym_str | COLIBRI |
network_name_str | COLIBRI |
oai_identifier_str | oai:colibri.udelar.edu.uy:20.500.12008/2895 |
publishDate | 2013 |
reponame_str | COLIBRI |
repository.mail.fl_str_mv | mabel.seroubian@seciu.edu.uy |
repository.name.fl_str_mv | COLIBRI - Universidad de la República |
repository_id_str | 4771 |
rights_invalid_str_mv | Licencia Creative Commons Atribución – No Comercial – Sin Derivadas (CC BY-NC-ND 4.0) |
spelling | 2014-11-24T22:21:51Z2014-11-24T22:21:51Z201320141202OREGGIONI, J. Diseño de circuitos Integrados para interfaz neural. Tesis de maestría. Montevideo : UR. FI-IIE, 2013.http://hdl.handle.net/20.500.12008/2895En la ultima decada se registra a nivel mundial un crecimiento importante de las investigaciones y potenciales aplicaciones de circuitos electronicos que interact uen con el sistema nervioso tanto con nes de investigacion en neurociencias, como con nes medicos u otros. Los avances vertiginosos en: miniaturizacion de los aparatos de registro de EEG y de otras formas de registro de la actividad del sistema nervioso, potencia de procesamiento, metodos de analisis de patrones, y conocimiento de la organizacion cerebral de las funciones cognitivas han reavivado el interes en desarrollar este tipo de aparatos. Uno de los desafos tecnicos mas importantes que plantea el procesamiento de estas señales neurales es lograr observar un numero alto de canales, a lo que se suman las exigencias de alcanzar los bajos niveles de ruido necesarios para trabajar con señnales tan pequeñas, resolver la integracion de altas constantes de tiempo en areas razonables, tener bajo consumo para poder actuar con fuentes pequeñas de energa y no generar calentamiento local de los tejidos. Asimismo, es fundamental que la electronica que procesa estas señales tenga alto CMRR para poder eliminar las señales de interferencia en modo comun y sea capaz de bloquear niveles de continua en la entrada mucho mayores a los niveles de señal. La presente tesis consistio en el diseño de un front-end para la adquisicion de señales neurales en un circuito integrado. El front-end se dividio en tres etapas: un preamplicador de bajo ruido, un ltro programable y un ltro de salida con alto rango lineal. El preamplicador se implemento hasta el nivel fsico y se envi o a fabricar. El resto de las etapas se implementaron y caracterizaron a nivel de esquematico. Se utilizo el proceso C5 0,50m de ON Semiconductor. Se utilizo una arquitectura para preamplicadores neurales, de tipo Gm-C que logra su caracterstica pasabanda de una forma eciente en terminos de area y consumo, permitiendo a la vez obtener altos valores de CMRR y bajos niveles de ruido. En el marco de esta tesis se caracterizo la arquitectura y se extendio su uso a ltros, mostrando su generalidad y versatilidad. En particular, se desarrollo la expresion analtica de la transferencia, la expresion de la frecuencia corte inferior y la condicion para evitar no linealidades de la tecnica aplicada para lograr la caracterstica pasabanda. Estos resultados permiten diseñar circuitos basados en esta arquitectura facilmente a partir de especicaciones. Asimismo, se exploraron tecnicas para programar su ganancia y su frecuencia de corte de superior. Se propusieron e implementaron mejoras a la arquitectura del preamplicador neural que permitieron bajar su consumo, su ruido y extender su ancho de banda. Estos cambios lograron que el preamplicador quede a nivel de otros en el estado del arte, e incluso en alguna dimension sea mejor. En efecto, de mantenerse las caractersticas simuladas en el circuito fabricado, superara a todos los circuitos reportados a la fecha, desde el punto de vista del consumo y el ruido para barrer el rango 0,1Hz 10kHz. El preamplicador de caracterstica pasabanda utilizado en la etapa de entrada del front-end presenta las siguientes caractersticas simuladas: ganancia en banda pasante 49,6dB, CMRR = 83dB, frecuencia de corte superior 9,6kHz y frecuencia de corte inferior 0,1Hz (con capacitor externo) y 18Hz (con capacitor integrado). Presenta un consumo de 8, 1A y un ruido equivalente a la entrada de 1,96Vrms, lo que se corresponde con un NEF = 2,191. Para la segunda etapa del front-end se dise~no un ltro pasabanda, cuya ganancia es programable entre 1V=V y 110V=V y su frecuencia de corte superior es programable entre 100Hz y 5kHz. Como etapa de salida, se dise~no un ltro pasabanda de alto rango lineal, que es capaz de manejar a su salida 0,97Vpp con una THD = 3,1 %. El front-end congurado para tener maxima ganancia (99,3dB) y maxima frecuencia de corte superior (5,2kHz), presenta una frecuencia de corte inferior de 20Hz (con capacitores totalmente integrados) y un CMRR = 82dB. Asimismo, presenta un consumo de 11, 2A y un ruido equivalente a la entrada de 1,46Vrms, lo que se corresponde con un NEF = 2,61. De mantenerse las caractersticas simuladas en el circuito fabricado, el front-end superara a todos los circuitos reportados a la fecha desde el punto de vista de la ganancia, igualando los mejores compromisos ruido-consumo y manteniendo una buena performance en las otras caractersticas. Por otra parte, la ganancia del front-end es programable entre 57,3dB y 99,3dB, su frecuencia de corte superior es programable entre 0,1kHz y 5,2kHz. El maximo consumo del front-end es 11,2A y su maximo ruido equivalente es 1,87Vrms. En resumen se propuso una solucion que alcanza, y en algun aspecto supera, el estado del arte en el tema, realizando aportes novedosos. En particular, se logro obtener un front-end integrado programable, que permite trabajar con un conjunto muy amplio de se~nales biopotenciales, brindando al usuario mucha exibilidad, aumentando signicativamente los contextos donde podra aplicarse.Made available in DSpace on 2014-11-24T22:21:51Z (GMT). No. of bitstreams: 5 tesis_final_oreggioni.pdf: 2608649 bytes, checksum: 4d08b6b1c40efabaf3ac6b50603b53be (MD5) license_text: 21936 bytes, checksum: 9833653f73f7853880c94a6fead477b1 (MD5) license_url: 49 bytes, checksum: 4afdbb8c545fd630ea7db775da747b2f (MD5) license_rdf: 23148 bytes, checksum: 9da0b6dfac957114c6a7714714b86306 (MD5) license.txt: 4244 bytes, checksum: 528b6a3c8c7d0c6e28129d576e989607 (MD5) Previous issue date: 2013application/pdfesspaLas obras depositadas en el Repositorio se rigen por la Ordenanza de los Derechos de la Propiedad Intelectual de la Universidad De La República. (Res. Nº 91 de C.D.C. de 8/III/1994 – D.O. 7/IV/1994) y por la Ordenanza del Repositorio Abierto de la Universidad de la República (Res. Nº 16 de C.D.C. de 07/10/2014)info:eu-repo/semantics/openAccessLicencia Creative Commons Atribución – No Comercial – Sin Derivadas (CC BY-NC-ND 4.0)Diseño de circuitos integrados para interfaz neuralTesis de maestríainfo:eu-repo/semantics/masterThesisinfo:eu-repo/semantics/acceptedVersionreponame:COLIBRIinstname:Universidad de la Repúblicainstacron:Universidad de la RepúblicaOreggioni, JuliánSilveira, FernandoAcosta, R.Universidad de la Republica (Uruguay). Facultad de IngenieriaMagíster en Ingeniería EléctricaElectrónicaMicroelectrónicaLICENSElicense.txttext/plain4244http://localhost:8080/xmlui/bitstream/20.500.12008/2895/5/license.txt528b6a3c8c7d0c6e28129d576e989607MD55CC-LICENSElicense_textapplication/octet-stream21936http://localhost:8080/xmlui/bitstream/20.500.12008/2895/2/license_text9833653f73f7853880c94a6fead477b1MD52license_urlapplication/octet-stream49http://localhost:8080/xmlui/bitstream/20.500.12008/2895/3/license_url4afdbb8c545fd630ea7db775da747b2fMD53license_rdfapplication/octet-stream23148http://localhost:8080/xmlui/bitstream/20.500.12008/2895/4/license_rdf9da0b6dfac957114c6a7714714b86306MD54ORIGINALtesis_final_oreggioni.pdfapplication/pdf2608649http://localhost:8080/xmlui/bitstream/20.500.12008/2895/1/tesis_final_oreggioni.pdf4d08b6b1c40efabaf3ac6b50603b53beMD5120.500.12008/28952024-07-25 16:01:54.395oai:colibri.udelar.edu.uy:20.500.12008/2895VGVybWlub3MgeSBjb25kaWNpb25lcyByZWxhdGl2YXMgYWwgZGVwb3NpdG8gZGUgb2JyYXMNCg0KDQpMYXMgb2JyYXMgZGVwb3NpdGFkYXMgZW4gZWwgUmVwb3NpdG9yaW8gc2UgcmlnZW4gcG9yIGxhIE9yZGVuYW56YSBkZSBsb3MgRGVyZWNob3MgZGUgbGEgUHJvcGllZGFkIEludGVsZWN0dWFsICBkZSBsYSBVbml2ZXJzaWRhZCBEZSBMYSBSZXDvv71ibGljYS4gKFJlcy4gTu+/vSA5MSBkZSBDLkQuQy4gZGUgOC9JSUkvMTk5NCDvv70gRC5PLiA3L0lWLzE5OTQpIHkgIHBvciBsYSBPcmRlbmFuemEgZGVsIFJlcG9zaXRvcmlvIEFiaWVydG8gZGUgbGEgVW5pdmVyc2lkYWQgZGUgbGEgUmVw77+9YmxpY2EgKFJlcy4gTu+/vSAxNiBkZSBDLkQuQy4gZGUgMDcvMTAvMjAxNCkuIA0KDQpBY2VwdGFuZG8gZWwgYXV0b3IgZXN0b3MgdO+/vXJtaW5vcyB5IGNvbmRpY2lvbmVzIGRlIGRlcO+/vXNpdG8gZW4gQ09MSUJSSSwgbGEgVW5pdmVyc2lkYWQgZGUgUmVw77+9YmxpY2EgcHJvY2VkZXLvv70gYTogIA0KDQphKSBhcmNoaXZhciBt77+9cyBkZSB1bmEgY29waWEgZGUgbGEgb2JyYSBlbiBsb3Mgc2Vydmlkb3JlcyBkZSBsYSBVbml2ZXJzaWRhZCBhIGxvcyBlZmVjdG9zIGRlIGdhcmFudGl6YXIgYWNjZXNvLCBzZWd1cmlkYWQgeSBwcmVzZXJ2YWNp77+9bg0KYikgY29udmVydGlyIGxhIG9icmEgYSBvdHJvcyBmb3JtYXRvcyBzaSBmdWVyYSBuZWNlc2FyaW8gIHBhcmEgZmFjaWxpdGFyIHN1IHByZXNlcnZhY2nvv71uIHkgYWNjZXNpYmlsaWRhZCBzaW4gYWx0ZXJhciBzdSBjb250ZW5pZG8uDQpjKSByZWFsaXphciBsYSBjb211bmljYWNp77+9biBw77+9YmxpY2EgeSBkaXNwb25lciBlbCBhY2Nlc28gbGlicmUgeSBncmF0dWl0byBhIHRyYXbvv71zIGRlIEludGVybmV0IG1lZGlhbnRlIGxhIHB1YmxpY2Fjae+/vW4gZGUgbGEgb2JyYSBiYWpvIGxhIGxpY2VuY2lhIENyZWF0aXZlIENvbW1vbnMgc2VsZWNjaW9uYWRhIHBvciBlbCBwcm9waW8gYXV0b3IuDQoNCg0KRW4gY2FzbyBxdWUgZWwgYXV0b3IgaGF5YSBkaWZ1bmRpZG8geSBkYWRvIGEgcHVibGljaWRhZCBhIGxhIG9icmEgZW4gZm9ybWEgcHJldmlhLCAgcG9kcu+/vSBzb2xpY2l0YXIgdW4gcGVy77+9b2RvIGRlIGVtYmFyZ28gc29icmUgbGEgZGlzcG9uaWJpbGlkYWQgcO+/vWJsaWNhIGRlIGxhIG1pc21hLCBlbCBjdWFsIGNvbWVuemFy77+9IGEgcGFydGlyIGRlIGxhIGFjZXB0YWNp77+9biBkZSBlc3RlIGRvY3VtZW50byB5IGhhc3RhIGxhIGZlY2hhIHF1ZSBpbmRpcXVlIC4NCg0KRWwgYXV0b3IgYXNlZ3VyYSBxdWUgbGEgb2JyYSBubyBpbmZyaWdlIG5pbmfvv71uIGRlcmVjaG8gc29icmUgdGVyY2Vyb3MsIHlhIHNlYSBkZSBwcm9waWVkYWQgaW50ZWxlY3R1YWwgbyBjdWFscXVpZXIgb3Ryby4NCg0KRWwgYXV0b3IgZ2FyYW50aXphIHF1ZSBzaSBlbCBkb2N1bWVudG8gY29udGllbmUgbWF0ZXJpYWxlcyBkZSBsb3MgY3VhbGVzIG5vIHRpZW5lIGxvcyBkZXJlY2hvcyBkZSBhdXRvciwgIGhhIG9idGVuaWRvIGVsIHBlcm1pc28gZGVsIHByb3BpZXRhcmlvIGRlIGxvcyBkZXJlY2hvcyBkZSBhdXRvciwgeSBxdWUgZXNlIG1hdGVyaWFsIGN1eW9zIGRlcmVjaG9zIHNvbiBkZSB0ZXJjZXJvcyBlc3Tvv70gY2xhcmFtZW50ZSBpZGVudGlmaWNhZG8geSByZWNvbm9jaWRvIGVuIGVsIHRleHRvIG8gY29udGVuaWRvIGRlbCBkb2N1bWVudG8gZGVwb3NpdGFkbyBlbiBlbCBSZXBvc2l0b3Jpby4NCg0KRW4gb2JyYXMgZGUgYXV0b3Lvv71hIG3vv71sdGlwbGUgL3NlIHByZXN1bWUvIHF1ZSBlbCBhdXRvciBkZXBvc2l0YW50ZSBkZWNsYXJhIHF1ZSBoYSByZWNhYmFkbyBlbCBjb25zZW50aW1pZW50byBkZSB0b2RvcyBsb3MgYXV0b3JlcyBwYXJhIHB1YmxpY2FybGEgZW4gZWwgUmVwb3NpdG9yaW8sIHNpZW5kbyDvv71zdGUgZWwg77+9bmljbyByZXNwb25zYWJsZSBmcmVudGUgYSBjdWFscXVpZXIgdGlwbyBkZSByZWNsYW1hY2nvv71uIGRlIGxvcyBvdHJvcyBjb2F1dG9yZXMuDQoNCkVsIGF1dG9yIHNlcu+/vSByZXNwb25zYWJsZSBkZWwgY29udGVuaWRvIGRlIGxvcyBkb2N1bWVudG9zIHF1ZSBkZXBvc2l0YS4gTGEgVURFTEFSIG5vIHNlcu+/vSByZXNwb25zYWJsZSBwb3IgbGFzIGV2ZW50dWFsZXMgdmlvbGFjaW9uZXMgYWwgZGVyZWNobyBkZSBwcm9waWVkYWQgaW50ZWxlY3R1YWwgZW4gcXVlIHB1ZWRhIGluY3VycmlyIGVsIGF1dG9yLg0KDQpBbnRlIGN1YWxxdWllciBkZW51bmNpYSBkZSB2aW9sYWNp77+9biBkZSBkZXJlY2hvcyBkZSBwcm9waWVkYWQgaW50ZWxlY3R1YWwsIGxhIFVERUxBUiAgYWRvcHRhcu+/vSB0b2RhcyBsYXMgbWVkaWRhcyBuZWNlc2FyaWFzIHBhcmEgZXZpdGFyIGxhIGNvbnRpbnVhY2nvv71uIGRlIGRpY2hhIGluZnJhY2Np77+9biwgbGFzIHF1ZSBwb2Ry77+9biBpbmNsdWlyIGVsIHJldGlybyBkZWwgYWNjZXNvIGEgbG9zIGNvbnRlbmlkb3MgeS9vIG1ldGFkYXRvcyBkZWwgZG9jdW1lbnRvIHJlc3BlY3Rpdm8uDQoNCkxhIG9icmEgc2UgcG9uZHLvv70gYSBkaXNwb3NpY2nvv71uIGRlbCBw77+9YmxpY28gYSB0cmF277+9cyBkZSBsYXMgbGljZW5jaWFzIENyZWF0aXZlIENvbW1vbnMsIGVsIGF1dG9yIHBvZHLvv70gc2VsZWNjaW9uYXIgdW5hIGRlIGxhcyA2IGxpY2VuY2lhcyBkaXNwb25pYmxlczoNCg0KDQpBdHJpYnVjae+/vW4gKENDIC0gQnkpOiBQZXJtaXRlIHVzYXIgbGEgb2JyYSB5IGdlbmVyYXIgb2JyYXMgZGVyaXZhZGFzLCBpbmNsdXNvIGNvbiBmaW5lcyBjb21lcmNpYWxlcywgc2llbXByZSBxdWUgc2UgcmVjb25vemNhIGFsIGF1dG9yLg0KDQpBdHJpYnVjae+/vW4g77+9IENvbXBhcnRpciBJZ3VhbCAoQ0MgLSBCeS1TQSk6IFBlcm1pdGUgdXNhciBsYSBvYnJhIHkgZ2VuZXJhciBvYnJhcyBkZXJpdmFkYXMsIGluY2x1c28gY29uIGZpbmVzIGNvbWVyY2lhbGVzLCBwZXJvIGxhIGRpc3RyaWJ1Y2nvv71uIGRlIGxhcyBvYnJhcyBkZXJpdmFkYXMgZGViZSBoYWNlcnNlIG1lZGlhbnRlIHVuYSBsaWNlbmNpYSBpZO+/vW50aWNhIGEgbGEgZGUgbGEgb2JyYSBvcmlnaW5hbCwgcmVjb25vY2llbmRvIGEgbG9zIGF1dG9yZXMuDQoNCkF0cmlidWNp77+9biDvv70gTm8gQ29tZXJjaWFsIChDQyAtIEJ5LU5DKTogUGVybWl0ZSB1c2FyIGxhIG9icmEgeSBnZW5lcmFyIG9icmFzIGRlcml2YWRhcywgc2llbXByZSB5IGN1YW5kbyBlc29zIHVzb3Mgbm8gdGVuZ2FuIGZpbmVzIGNvbWVyY2lhbGVzLCByZWNvbm9jaWVuZG8gYWwgYXV0b3IuDQoNCkF0cmlidWNp77+9biDvv70gU2luIERlcml2YWRhcyAoQ0MgLSBCeS1ORCk6IFBlcm1pdGUgZWwgdXNvIGRlIGxhIG9icmEsIGluY2x1c28gY29uIGZpbmVzIGNvbWVyY2lhbGVzLCBwZXJvIG5vIHNlIHBlcm1pdGUgZ2VuZXJhciBvYnJhcyBkZXJpdmFkYXMsIGRlYmllbmRvIHJlY29ub2NlciBhbCBhdXRvci4NCg0KQXRyaWJ1Y2nvv71uIO+/vSBObyBDb21lcmNpYWwg77+9IENvbXBhcnRpciBJZ3VhbCAoQ0Mg77+9IEJ5LU5DLVNBKTogUGVybWl0ZSB1c2FyIGxhIG9icmEgeSBnZW5lcmFyIG9icmFzIGRlcml2YWRhcywgc2llbXByZSB5IGN1YW5kbyBlc29zIHVzb3Mgbm8gdGVuZ2FuIGZpbmVzIGNvbWVyY2lhbGVzIHkgbGEgZGlzdHJpYnVjae+/vW4gZGUgbGFzIG9icmFzIGRlcml2YWRhcyBzZSBoYWdhIG1lZGlhbnRlIGxpY2VuY2lhIGlk77+9bnRpY2EgYSBsYSBkZSBsYSBvYnJhIG9yaWdpbmFsLCByZWNvbm9jaWVuZG8gYSBsb3MgYXV0b3Jlcy4NCg0KQXRyaWJ1Y2nvv71uIO+/vSBObyBDb21lcmNpYWwg77+9IFNpbiBEZXJpdmFkYXMgKENDIC0gQnktTkMtTkQpOiBQZXJtaXRlIHVzYXIgbGEgb2JyYSwgcGVybyBubyBzZSBwZXJtaXRlIGdlbmVyYXIgb2JyYXMgZGVyaXZhZGFzIHkgbm8gc2UgcGVybWl0ZSB1c28gY29uIGZpbmVzIGNvbWVyY2lhbGVzLCBkZWJpZW5kbyByZWNvbm9jZXIgYWwgYXV0b3IuDQoNCkxvcyB1c29zIHByZXZpc3RvcyBlbiBsYXMgbGljZW5jaWFzIGluY2x1eWVuIGxhIGVuYWplbmFjae+/vW4sIHJlcHJvZHVjY2nvv71uLCBjb211bmljYWNp77+9biwgcHVibGljYWNp77+9biwgZGlzdHJpYnVjae+/vW4geSBwdWVzdGEgYSBkaXNwb3NpY2nvv71uIGRlbCBw77+9YmxpY28uIExhIGNyZWFjae+/vW4gZGUgb2JyYXMgZGVyaXZhZGFzIGluY2x1eWUgbGEgYWRhcHRhY2nvv71uLCB0cmFkdWNjae+/vW4geSBlbCByZW1peC4NCg0KQ3VhbmRvIHNlIHNlbGVjY2lvbmUgdW5hIGxpY2VuY2lhIHF1ZSBoYWJpbGl0ZSB1c29zIGNvbWVyY2lhbGVzLCBlbCBkZXDvv71zaXRvIGRlYmVy77+9IHNlciBhY29tcGHvv71hZG8gZGVsIGF2YWwgZGVsIGplcmFyY2Egbe+/vXhpbW8gZGVsIFNlcnZpY2lvIGNvcnJlc3BvbmRpZW50ZS4NCg0KDQoNCg0KDQoNCg0KDQo=Universidadhttps://udelar.edu.uy/https://www.colibri.udelar.edu.uy/oai/requestmabel.seroubian@seciu.edu.uyUruguayopendoar:47712024-08-13T03:01:05.252239COLIBRI - Universidad de la Repúblicafalse |
spellingShingle | Diseño de circuitos integrados para interfaz neural Oreggioni, Julián |
status_str | acceptedVersion |
title | Diseño de circuitos integrados para interfaz neural |
title_full | Diseño de circuitos integrados para interfaz neural |
title_fullStr | Diseño de circuitos integrados para interfaz neural |
title_full_unstemmed | Diseño de circuitos integrados para interfaz neural |
title_short | Diseño de circuitos integrados para interfaz neural |
title_sort | Diseño de circuitos integrados para interfaz neural |
url | http://hdl.handle.net/20.500.12008/2895 |