Análisis de una cadena de inversores asimétricos como elemento de retardo
Resumen:
El presente trabajo estudia una cadena de inversores asimétricos a ser empleada como elemento de retardo en circuitos integrados. Se desarrolla un estudio analítico que permite hallar una fórmula aproximada para el diseño, a la vez que deja ver que parámetros y cómo influyen en el tiempo de retardo. Nos interesa en particular generar retardos de tiempo independientes de variaciones en el proceso de fabricación. En este sentido la cadena de inversores asimétricos muestra ser poco sensible a variaciones en el VT de los transistores. La cadena de inversores asimétricos demuestra ser una solución eficiente en área y con una menor dispersión del tiempo de retardo en función de los parámetros de la tecnología, en comparación con otra clase de retardos sencillos analizados.
2001 | |
ELECTRÓNICA | |
Español | |
Universidad de la República | |
COLIBRI | |
https://hdl.handle.net/20.500.12008/21142 | |
Acceso abierto | |
Licencia Creative Commons Atribución – No Comercial – Sin Derivadas (CC - By-NC-ND) |
Resultados similares
-
Amplificador para fotodiodo integrado con rechazo de DC por medio de la técnica de autozero
Autor(es):: Arnaud, Alfredo
Fecha de publicación:: (2001) -
Circuitos analógicos de microconsumo y baja tensión de alimentación
Autor(es):: Arnaud, Alfredo
Fecha de publicación:: (1998) -
Diseño de circuitos a capacitores conmutados para adquisición de señales biomédicas
Autor(es):: Arnaud, Alfredo
Fecha de publicación:: (1999) -
Experiencias en diseño y prueba de fotodetectores en circuitos integrados stándard : del fotodiodo a la cámara CMOS
Autor(es):: Arnaud, Alfredo
Fecha de publicación:: (2000) -
The design methodology of a sample and hold for a low-power sensor interface circuit
Autor(es):: Arnaud, Alfredo
Fecha de publicación:: (1997)